Skip to content

El proyecto consiste en la implementación de la lógica combinacional de una máquina de estados finitos, lógica MSI y LSI a través de lenguaje Verilog, para desarrollar un sistema operativo de un horno microondas el cual se observa el funcionamiento a través de la FPGA Nexys 4.

Notifications You must be signed in to change notification settings

andrey-08/Taller-Sistemas-Digitales-P.Final

Folders and files

NameName
Last commit message
Last commit date

Latest commit

 

History

9 Commits
 
 
 
 
 
 

Repository files navigation

Taller-Sistemas-Digitales-P.Final

El proyecto consiste en la implementación de la lógica combinacional de una máquina de estados finitos, lógica MSI y LSI a través de lenguaje Verilog, para desarrollar un sistema operativo de un horno microondas el cual se observa el funcionamiento a través de la FPGA Nexys 4.

Integrantes:

  • Jose Andrey Sequeira Ruiz.
  • Génesis Sofia Méndez Castro.

About

El proyecto consiste en la implementación de la lógica combinacional de una máquina de estados finitos, lógica MSI y LSI a través de lenguaje Verilog, para desarrollar un sistema operativo de un horno microondas el cual se observa el funcionamiento a través de la FPGA Nexys 4.

Resources

Stars

Watchers

Forks

Releases

No releases published

Packages

No packages published